marsee101@marsee101·8hFPGAの部屋のブログに”UPduino v3.1 用のツールの OSS-CAD-Suite を使ってみる3(ビットストリームの作成、実機動作)”を書いた。 marsee101.blog.fc2.com/blog-entry-696…Çevir 日本語004174
marsee101@marsee101·1dFPGAの部屋のブログに”UPduino v3.1 用のツールの OSS-CAD-Suite を使ってみる2(配置配線)”を書いた。 marsee101.blog.fc2.com/blog-entry-696…Çevir 日本語002250
marsee101@marsee101·2dFPGAの部屋のブログに”UPduino v3.1 用のツールの OSS-CAD-Suite を使ってみる1(blink.v の作成と論理合成)”を書いた。 marsee101.blog.fc2.com/blog-entry-696…Çevir 日本語002316
NW-Lab@NWLab_jp·2d@marsee101 台湾の工場が引き続きサポートするらしいです。日本で買えるかはわかりませんがÇevir勝手にFILCOコレクション/ Unofficial FILCO Collection@filcollection【速報】 日本市場向けがどうなるかはわかりませんが、これまで製造を行ってきた台湾の共榮(非爾特)、つまりはFILCO台湾がサポートを継続するとの声明を発表。 まだだ。まだ終わらんよ filco.com.tw/index.php/news… 日本語112199
marsee101@marsee101·2dFILCO倒産したのだよね? 2台キーボード使っているのだけど、次はどうしよう茶軸の適当なキーボード買うしかないか。。。 赤軸はどうなんだろう?Çevir 日本語105591
marsee101@marsee101·3dFPGAの部屋のブログに”UPduino v3.1 用のツールの OSS-CAD-Suite をインストールした”を書いた。 marsee101.blog.fc2.com/blog-entry-696…Çevir 日本語002267
marsee101@marsee101·4dFPGAの部屋のブログに”Gemini を使って SystemVerilog でタイマーを書いた4(Icarus Verilog でシミュレーション)”を書いた。 marsee101.blog.fc2.com/blog-entry-696…Çevir 日本語001249
marsee101@marsee101·5dFPGAの部屋のブログに”Gemini を使って SystemVerilog でタイマーを書いた3(再度ソースコードとテストベンチを出力)”を書いた。 marsee101.blog.fc2.com/blog-entry-695…Çevir 日本語014256
marsee101@marsee101·6dFPGAの部屋のブログに”Gemini を使って SystemVerilog でタイマーを書いた2(テストベンチを出力)”を書いた。 marsee101.blog.fc2.com/blog-entry-695…Çevir 日本語002240
marsee101@marsee101·23 NisFPGAの部屋のブログに”Gemini を使って SystemVerilog でタイマーを書いた1”を書いた。 marsee101.blog.fc2.com/blog-entry-695…Çevir 日本語001178
marsee101@marsee101·22 NisFPGAの部屋のブログに”ChatGPT を使って SystemVerilog を書いた3(Icarus Verilog でタイマーをシミュレーション)”を書いた。 marsee101.blog.fc2.com/blog-entry-695…Çevir 日本語003293
marsee101@marsee101·21 NisFPGAの部屋のブログに"UPduino v3.1 が届いた"を書いた。 marsee101.blog.fc2.com/blog-entry-695…Çevir 日本語002213
marsee101@marsee101·20 NisFPGAの部屋のブログに”ChatGPT を使って SystemVerilog を書いた2(タイマーのテストベンチを作成)”を書いた。 marsee101.blog.fc2.com/blog-entry-695…Çevir 日本語011263
marsee101@marsee101·17 NisFPGA Vision Lab: Real-Time Frame Grabbing & Streaming hackster.io/adam-taylor/fp…Çevir English003234
marsee101 retweetledi隠居したエンジニア@ikwzm·17 Nis@ciniml @taichi600730 @AUDIY14 入力した数と出力した数をちゃんと計算したいときは、こういう方法もあります。>『グレイコードを使わない非同期 FIFO の実装例 (概要編) 』qiita.com/ikwzm/items/df… #Qiita @ikwzmよりÇevir 日本語0214779
marsee101@marsee101·17 NisFPGAの部屋のブログに”ローカル LLM の deepseek-coder-v2:16b を使って SystemVerilog を書いた2(カウンタの生成)”を書いた。 marsee101.blog.fc2.com/blog-entry-694…Çevir 日本語001269
marsee101@marsee101·16 NisFPGAの部屋のブログに”ローカル LLM の deepseek-coder-v2:16b を使って SystemVerilog を書いた1(インストール)”を書いた。 marsee101.blog.fc2.com/blog-entry-694…Çevir 日本語002291
marsee101@marsee101·15 NisFPGAの部屋のブログに”ローカル LLM の qwen2.5-coder:7b を使って SystemVerilog を書いた5(タイマーの作成)”を書いた。 marsee101.blog.fc2.com/blog-entry-694…Çevir 日本語001233
marsee101 retweetlediHiroki Nakahara@Tohoku Univ/TAI@HirokiNakahara5·14 Nis東北大に設立したAIチップの研究所のWebサイトを開設しました! Claude codeで1時間ぐらいでサクッと作った手抜きサイトですが…。 nakahara0909.github.io/index.htmlÇevir 日本語020679.8K
marsee101@marsee101·13 NisFPGAの部屋のブログに”ローカル LLM の qwen2.5-coder:7b を使って SystemVerilog を書いた3(テストベンチを記述)”を書いた。 marsee101.blog.fc2.com/blog-entry-694…Çevir 日本語003314